skip to main content

Algoritmos recursivos e não-recursivos aplicados à estimação fasorial em sistemas elétricos de potência

Rocha, Rodolfo Varraschim

Biblioteca Digital de Teses e Dissertações da USP; Universidade de São Paulo; Escola de Engenharia de São Carlos 2016-05-12

Acesso online

  • Título:
    Algoritmos recursivos e não-recursivos aplicados à estimação fasorial em sistemas elétricos de potência
  • Autor: Rocha, Rodolfo Varraschim
  • Orientador: Coury, Denis Vinicius
  • Assuntos: Real Time Digital Simulator; Transformada Discreta De Fourier; Transformada Wavelet Discreta; Sistemas Elétricos De Potência; Unidade De Medição Fasorial; Método Dos Mínimos Quadrados; Phasor Measurement Units; Real Time Digital Simulator; Least Squares; Discrete Wavelet Transform; Discrete Fourier Transform; Power Systems
  • Notas: Dissertação (Mestrado)
  • Descrição: Este trabalho apresenta uma análise de algoritmos computacionais aplicados à estimação de fasores elétricos em SEPs. A medição dos fasores é realizada por meio da alocação de Unidades de Medição Fasorial nestes sistemas e encontra diversas aplicações nas áreas de operação, controle, proteção e planejamento. Para que os fasores possam ser aplicados, são definidos padrões de medição, sincronização e comunicação, por meio da norma IEEE C37.118.1. A norma apresenta os padrões de mensagens, timetag, fasores, sistema de sincronização, e define testes para avaliar a estimação. Apesar de abranger todos esses critérios, a diretriz não define um algoritmo de estimação padrão, abrindo espaço para uso de diversos métodos, desde que a precisão seja atendida. Nesse contexto, o presente trabalho analisa alguns algoritmos de estimação de fasores definidos na literatura, avaliando o comportamento deles em determinados casos. Foram considerados, dessa forma, os métodos: Transformada Discreta de Fourier, Método dos Mínimos Quadrados e Transformada Wavelet Discreta, nas versões recursivas e não-recursivas. Esses métodos foram submetidos a sinais sintéticos, a fim de verificar o comportamento diante dos testes propostos pela norma, avaliando o Total Vector Error, tempo de resposta e atraso e overshoot. Os algoritmos também foram embarcados em um hardware, denominado PC104, e avaliados de acordo com os sinais medidos pelo equipamento na saída analógica de um simulador em tempo real (Real Time Digital Simulator).
  • DOI: 10.11606/D.18.2016.tde-31052016-161000
  • Editor: Biblioteca Digital de Teses e Dissertações da USP; Universidade de São Paulo; Escola de Engenharia de São Carlos
  • Data de criação/publicação: 2016-05-12
  • Formato: Adobe PDF
  • Idioma: Português

Buscando em bases de dados remotas. Favor aguardar.