skip to main content
Resultados 1 2 3 4 5 next page
Result Number Material Type Add to My Shelf Action Record Details and Options
1
Material Type:
Monografia
Adicionar ao Meu Espaço

Clique aqui o business plan na nova economia

Henry Koibuchi Sakane Mitsuru Higuchi Yanaze

São Paulo H. K. Sakane 2002

Localização: ECA - Escola de Comunicações e Artes    (TC896 )(Acessar)

2
Material Type:
Artigo
Adicionar ao Meu Espaço

Altered global microRNA expression in hepatic stellate cells LX-2 by angiotensin-(1–7) and miRNA-1914-5p identification as regulator of pro-fibrogenic elements and lipid metabolism

Brenda de Oliveira da Silva Luciane Carla Alberici; Letícia Ferreira Ramos; Caio Mateus Silva; Marina Bonfogo da Silveira; Carlos R. P Dechant; Scott L Friedman; Kumiko Koibuchi Sakane; Letícia Rocha Gonçalves; Karen C. M Moraes

The International Journal of Biochemistry & Cell Biology Oxford v. 98, p. 137-155, 2018

Oxford 2018

Localização: FCFRP - Fac. Ciên. Farm. Ribeirão Preto    (pcd 2948765 Estantes Deslizantes )(Acessar)

3
Fat H-Tree: A Cost-Efficient Tree-Based On-Chip Network
Material Type:
Artigo
Adicionar ao Meu Espaço

Fat H-Tree: A Cost-Efficient Tree-Based On-Chip Network

Matsutani, H. ; Koibuchi, M. ; Yamada, Y. ; Hsu, D.F. ; Amano, H.

IEEE transactions on parallel and distributed systems, 2009-08, Vol.20 (8), p.1126-1141 [Periódico revisado por pares]

New York: IEEE

Texto completo disponível

4
An Effective Design of Deadlock-Free Routing Algorithms Based on 2D Turn Model for Irregular Networks
Material Type:
Artigo
Adicionar ao Meu Espaço

An Effective Design of Deadlock-Free Routing Algorithms Based on 2D Turn Model for Irregular Networks

Jouraku, A. ; Koibuchi, M. ; Amano, H.

IEEE transactions on parallel and distributed systems, 2007-03, Vol.18 (3), p.320-333 [Periódico revisado por pares]

New York: IEEE

Texto completo disponível

5
Layout-conscious random topologies for HPC off-chip interconnects
Material Type:
Ata de Congresso
Adicionar ao Meu Espaço

Layout-conscious random topologies for HPC off-chip interconnects

Koibuchi, M. ; Fujiwara, I. ; Matsutani, H. ; Casanova, H.

2013 IEEE 19th International Symposium on High Performance Computer Architecture (HPCA), 2013, p.484-495

IEEE

Texto completo disponível

6
Design of versatile academic infrastructure for multilayer network services
Material Type:
Artigo
Adicionar ao Meu Espaço

Design of versatile academic infrastructure for multilayer network services

Urushidani, S. ; Abe, S. ; Yusheng Ji ; Fukuda, K. ; Koibuchi, M. ; Nakamura, M. ; Yamada, S. ; Shimizu, K. ; Hayashi, R. ; Inoue, I. ; Shiomoto, K.

IEEE journal on selected areas in communications, 2009-04, Vol.27 (3), p.253-267 [Periódico revisado por pares]

New York: IEEE

Texto completo disponível

7
Path selection algorithm: the strategy for designing deterministic routing from alternative paths
Material Type:
Artigo
Adicionar ao Meu Espaço

Path selection algorithm: the strategy for designing deterministic routing from alternative paths

Koibuchi, Michihiro ; Jouraku, Akiya ; Amano, Hideharu

Parallel computing, 2005, Vol.31 (1), p.117-130 [Periódico revisado por pares]

Elsevier B.V

Texto completo disponível

8
Performance evaluation of deterministic routings, multicasts, and topologies on RHiNET-2 cluster
Material Type:
Artigo
Adicionar ao Meu Espaço

Performance evaluation of deterministic routings, multicasts, and topologies on RHiNET-2 cluster

Koibuchi, M. ; Watanabe, K. ; Otsuka, T. ; Amano, H.

IEEE transactions on parallel and distributed systems, 2005-08, Vol.16 (8), p.747-759 [Periódico revisado por pares]

New York: IEEE

Texto completo disponível

9
A Survey and Evaluation of Topology-Agnostic Deterministic Routing Algorithms
Material Type:
Artigo
Adicionar ao Meu Espaço

A Survey and Evaluation of Topology-Agnostic Deterministic Routing Algorithms

Flich, J. ; Skeie, T. ; Mejia, A. ; Lysne, O. ; Lopez, P. ; Robles, A. ; Duato, J. ; Koibuchi, M. ; Rokicki, T. ; Sancho, J. C.

IEEE transactions on parallel and distributed systems, 2012-03, Vol.23 (3), p.405-425 [Periódico revisado por pares]

IEEE

Texto completo disponível

10
A case for random shortcut topologies for HPC interconnects
Material Type:
Ata de Congresso
Adicionar ao Meu Espaço

A case for random shortcut topologies for HPC interconnects

Koibuchi, M. ; Matsutani, H. ; Amano, H. ; Hsu, D. F. ; Casanova, H.

2012 39th Annual International Symposium on Computer Architecture (ISCA), 2012, p.177-188

IEEE

Texto completo disponível

Resultados 1 2 3 4 5 next page

Personalize Seus Resultados

  1. Editar

Refine Search Results

Expandir Meus Resultados

  1.   

Refinar Meus Resultados

Tipo de Recurso 

  1. Artigos  (266)
  2. Anais de Congresso  (56)
  3. Book Chapters  (3)
  4. Produções Acadêmicas  (1)
  5. Patentes  (1)
  6. Recursos Textuais  (1)
  7. Mais opções open sub menu

Data de Publicação 

De até
  1. Antes de1975  (23)
  2. 1975Até1988  (30)
  3. 1989Até1999  (85)
  4. 2000Até2011  (141)
  5. Após 2011  (51)
  6. Mais opções open sub menu

Idioma 

  1. Inglês  (296)
  2. Japonês  (115)
  3. Português  (1)
  4. Mais opções open sub menu

Novas Pesquisas Sugeridas

Ignorar minha busca e procurar por tudo

Deste Autor:

  1. Yanaze, M
  2. Silva, C
  3. Sakane, H
  4. Silveira, M
  5. Gonçalves, L

Buscando em bases de dados remotas. Favor aguardar.